연구

RESEARCH

연구성과

신태인 박사(김정호 교수님 연구실), DesignCon 2025 국제학회서 ‘최우수 논문상’ 선정

신태인 박사의 증명사진
<신태인 박사>
반도체 설계 분야에서 세계적인 권위를 지닌 국제학회 ‘디자인콘(DesignCon) 2025’에서 우리 학부 김정호 교수님 연구실(KAIST TERA Lab) 신태인 박사가 ‘최우수 논문상’ 수상자로 선정됐습니다.
 
신태인 박사는 3년 전 ‘DesignCon 2022’에서도 최우수 논문상 수상자로 선정된 바 있습니다. 당시 김정호 교수님 연구실(KAIST TERA Lab)은 전체 논문 제출자 가운데 오직 8명에게만 주어지는 최우수 논문상의 영예를 신태인 박사를 포함해 김성국·최성욱·김혜연 씨 등 4명의 학생이 동시에 수상해 산·학·연 관계자들로부터 많은 관심을 받았습니다.
 
‘디자인콘(DesignCon)’은 반도체 및 패키지 설계 분야에서 권위를 인정받는 국제학회입니다. 인텔, 엔비디아, 구글, 마이크론, 램버스, 텍사스인스트루먼트(TI), AMD, IBM, 앤시스(ANSYS) 등 글로벌 빅테크 기업 소속 연구원과 엔지니어, 전 세계 유명 대학(원) 학생들이 해마다 미국 실리콘밸리에서 열리는 학술대회를 겸한 학회에 참가하고 있습니다.
 
‘디자인콘(DesignCon)’은 매년 6월 말 논문 초안을 모집하고 12월 말까지 접수된 전체 논문을 심사합니다. ‘디자인콘(DesignCon)’에 접수되는 논문은 대부분 실무와 밀접한 관련이 있거나 곧바로 제품에 적용할 수 있는 실용적인 기술에 관한 내용을 담고 있습니다.
 
접수된 전체 논문 가운데 20편 이내 논문이 최우수 논문상 후보로 뽑힙니다. 이후 열리는 학술대회에 해당 논문의 저자가 직접 참석해서 45분간의 구두 발표를 포함해, 엄중한 심사 절차를 거친 후 8편의 논문이 최우수 논문상으로 선정됩니다.
 
신태인 박사도 최우수 논문상 후보로 뽑힌 같은 연구실 소속 김혜연 박사과정 학생, 안현준 석사과정 학생과 함께 올 1월 28일부터 사흘간 미국 실리콘밸리 산호세에서 열린 ‘DesignCon 2025’ 국제학회에 참석해 구두 발표하는 과정을 거쳤습니다.  
 
테라랩 관계자는 “신태인 박사는 2024년 말 접수, 채택된 전체 100여 편의 논문 중 해당 분야의 기술혁신에 기여한 점을 인정받아 심사위원들로부터 좋은 평가를 받았다”고 설명했습니다.
 
신 박사의 논문 주제는 ‘강화학습을 활용한 전력 잡음 지터 기반 HBM 통합 전력 무결성 설계(PSIJ Based Integrated Power Integrity Design for HBM Using Reinforcement Learning: Beyond the Target Impedance)’입니다.
 
이 논문에서 신 박사는 고대역폭 메모리(HBM) 패키지의 전력 무결성 설계를 위해 시간 정보가 포함된 전력 잡음 지터(Power supply noise induced jitter)를 기준으로, 지터에 영향을 주는 설계 요소를 인공지능(AI)을 활용, 설계를 최적화할 수 있다는 방법론을 제시해, 주목을 받았습니다.
 
특히 신 박사의 논문은 “기존 임피던스 기반의 전력 분배망 설계의 한계를, 인공지능 강화학습과 전력 잡음 지터를 활용해 효과적으로 전력 무결성을 향상, 설계할 수 있음을 검증한 점과 인공지능(AI)을 활용한 연구의 독창성 측면에서 심사위원들로부터 높은 평가를 받았다”고 테라랩 관계자는 강조했습니다.
 
신태인 박사는 “대규모 인공지능(AI) 구현을 위해 점점 더 고속화돼 가는 차세대 HBM 기반 패키지 시스템 설계에 있어, 제안한 방법론을 기반으로 반도체 신호 및 전력 무결성 설계의 토대를 마련하겠다”고 포부를 밝혔습니다.
 
김정호 교수 연구실은 올 3월 현재 석사과정 17명, 박사과정 10명 등 모두 27명의 학생이 반도체 전·후공정에 들어가는 다양한 패키지와 인터커넥션 설계를 강화·모방 학습과 같은 인공지능(AI) 머신러닝(ML)을 활용해 최적화하는 연구를 수행 중이다. 이 밖에 대규모 인공지능(AI) 구현을 위한 HBM 기반 컴퓨팅 아키텍트와 관련한 연구도 함께 진행 중입니다.